Правильная ссылка на эту страницу
http://az-design.ru/Support/HardWare/TI/D19790329Elc045.shtml

Использование умножителей для построения делителя частоты с нецелочисленным коэффициентом деления

УДК 681.325.57

Майкл Блэк
Фирма Texas Instruments (Даллас, шт.Техас)

Michael F. Black. Rate multiplier controls noninteger frequency divider, p.104.

Появление однокристальных синхронных двоичных умножителей частоты позволило создавать из небольшого числа элементов простые и дешевые делители частоты с целыми и дробными значениями коэффициента деления. Увеличение разрешения дробных значений делителя достигается просто каскадным включением нескольких умножителей.

Величина коэффициента деления задается косвенным образом при помощи умножителя частоты 5497. Это число лежит между двумя значениями, n и n—1, устанавливаемыми на синхронном счетчике 54161. Предлагаемая схема обеспечивает деление входной частоты на коэффициент, прямо пропорциональный отношению отрезков времени, когда счетчик работает в режимах n и n—1 соответственно.

Деление частоты с любым делителем. Деление частоты с любым значением делителя реализуется на двух ИС — умножителе частоты и синхронном частотном счетч
Деление частоты с любым делителем. Деление частоты с любым значением делителя реализуется на двух ИС — умножителе частоты и синхронном частотном счетчике. Выходная частота пропорциональна отношению отрезков времени, в течение которых счетчик работает с заданными значениями делителя, n и n—1 соответственно. Каскадное соединение нескольких умножителей позволяет повысить разрешение при установке значения частоты до сотых долей герца. Дрожание фазы на выходе составляет 360/n (в градусах).

Число входных импульсов умножителя C1, пропускаемых на синхронный счетчик С2, пропорционально входному адресу I. В данном примере в счетчик по входам Ain—Din предварительно занесены значения 14 или 15. Выход умножителя C1 (контакт 6) соединен с входом счетчика Ain. Адрес 1, следовательно, определяет доли времени, затрачиваемые счетчиком на работу с коэффициентами деления n = 2 и n = 3.

Частота импульсной последовательности на выходе умножителя f = fin(I/M), где М — максимальный коэффициент умножения умножителя (в данном случае он равен 26 = 64). Конкретная показанная схема дает fout = M(fin)/(nM—I).

Фактическое значение коэффициента деления частоты n' = n—(I/M).

Значение М определяет возможную величину шага изменения выходной частоты. Показанная схема использовалась для установки fout в пределах от 4 до 6 МГц с шагом около 30 кГц; добавление еще одного 6-разрядного умножителя позволило бы уменьшить величину шага примерно до 400 Гц. Частотных шагов в сотые доли герца можно достичь каскадным включением дополнительных умножителей.

Описанная схема позволяет сформировать последовательности с любым необходимым числом синхроимпульсов в секунду; при этом, однако, будет наблюдаться дрожание фазы в пределах Δj = 360/n.

Выходные данные:

Журнал "Электроника" том 52, No.07 (559), 1979г - пер. с англ. М.: Мир, 1979, стр.59

Electronics Vol.52 No.7 March 29, 1979 A McGraw-Hill Publication

Раздел: МЕТОДЫ, СХЕМЫ, АППАРАТУРА

Тема:     Из опыта разработчика





Дата последнего изменения:
Thursday, 21-Aug-2014 09:10:44 MSK


Постоянный адрес статьи:
http://az-design.ru/Support/HardWare/TI/D19790329Elc045.shtml